• 全国客户服务热线:4006-054-001 疑难解答:173-0411-9111(7X24受理投诉、建议、合作、售前咨询),155-4267-2990(售前),传真:0411-83767788,微信:543646
当前位置:主页 > 技术方案 > 工控技术

基于CPLD器件设计的单稳态电路

时间:2023-09-29 10:36来源: 作者: 点击:
>基于CPLD器件设计的单稳态电路
随着电子技术特别是数字集成技术的迅猛发展,市面上出现了FPGA、等大规模数字集成,并且其工作速度和产品质量不断提高。利用大规模数字集成实现常规的单集成电路所实现的功能,容易满足宽度、精度和温度稳定性方面的要求,而且实现起来容易得多。下面,笔者就如何在大规模数字集成电路中将输入的窄脉冲信号展宽成具有一定宽度和精度的宽脉冲信号做一详细介绍。

  1 的单脉冲展宽电路

  在众多的中,LatTIce公司在GAL基础上利用isp技术开发出了一系列ispLSI在线可编程逻辑(以下简称isp器件),其原理和特点在许多杂志上早有报道,而且国内已有相当多的电路人员非常熟悉。Lattice公司的isp器件给笔者印象最深的是其工作的可靠性比较高。图1即是一种将输入的窄脉冲信号展宽成具有一定宽度和精度的宽脉冲信号的电路原理图。

  图中,TR为输入的窄脉冲雷达信号;CP为输入的系统时钟脉冲信号;Q即是单脉冲展宽电路输出的宽脉冲信号。图中的单元电路符号D1既是展宽脉冲的前沿产生电路,又是展宽脉冲宽度形成电路;D2、D3是二进制计数器,主要用作展宽脉冲的宽度控制电路。根据对脉冲宽度的不同要求,可以采用不同位数的二进制或其它进制的计数器 (这里,脉冲宽度的值是3.2μs,而CP脉冲的周期值是0.1μs);D4是展宽脉冲后沿产生电路,当计数器D3的进位输出端NQ为"高",且CP脉冲的上升沿到达时,D4输出端输出一正向脉冲信号,经D5送至D1的CD清零端,从而结束了一个窄脉冲信号的展宽过程,从D1的Q输出端输出一完整的展宽脉冲信号。同时,D5的输出信号还送至D2、D3的CD清零端,将其清零后,等待下一个窄脉冲的到来。从图1所示的电路原理图中可以看到,通常可以将D3的进位输出信号NQ直接送入D5输入端,作为D1、D2、D3的清零 脉冲信号。

  但从图2所示的时序仿真波形中可以看到,D3的进位输出NQ波形中,除有正常的进位脉冲信号输出外,在其前面还有宽度和数量不等的干扰窄脉冲。如果将NQ脉冲经D5后直接作为D1的清零信号,则展宽脉冲的宽度将受干扰窄脉冲的影响而不稳定,因为isp器件中触发器的清零操作过程是异步进行的。采用D4后,只有与计数时钟脉冲具有同步关系的那个进位脉冲,才能在D4的输出端形成清零脉冲。这样就完全排除了那些干扰窄脉冲的影响,从而保证了展宽脉冲宽度的稳定性和准确性。图2是这种脉冲展宽的时序仿真波形图。所用的器件是Lattice公司的ispLSI1032/883-64PIN的PGA封装器件。

  2 CPLD器件脉冲展宽电路的特点

  从上面的电路原理图和时序仿真波形图可以看出,利用isp器件构成的脉冲展宽电路具有如下特点:

  (1)对输入脉冲信号的宽度适应能力较强。最窄可以到ns量级,因其仅与所采用的CPLD器件的工作速度有关。因此,特别适用于对窄脉冲雷达信号进行展宽。

  (2)展宽脉冲的宽度可以根据需要任意设定,亦可改变电路(例如与单片机相结合)使其做到现场实时自动加载。

  (3)展宽脉冲的宽度稳定、准确。因无外接R、C定时元器件,其脉冲宽度仅与所采用的时钟频率和CPLD器件的性能有关。

  (4)展宽脉冲的前沿与输入窄脉冲的前沿之间的延迟时间基本恒定,即这个延迟时间是信号从D1的时钟输入端到D1的输出端Q的延迟时间。



>基于CPLD器件设计的单稳态电路
热门服务和内容