数字控制DC/DC变换器中ADC的设计
时间:2023-09-25 22:54 来源: 作者: 点击:次
摘要:文中介绍了一种无需外部时钟、可抵消部分工艺偏差的差分延迟线A,并对其建模。该A结构简单、信号在内部产生、转换速率快、功耗低,可应用在高频/DC芯片中。在0.13μmCMOS工艺下仿真表明,在采样电压0.7~1.5V范围内,该输出没有明显偏移,线性度良好。
(责任编辑:admin) |
- 上一篇:小功率三相变频电源的设计
- 下一篇:单相桥式PWM逆变器死区补偿的一种方法
摘要:文中介绍了一种无需外部时钟、可抵消部分工艺偏差的差分延迟线A,并对其建模。该A结构简单、信号在内部产生、转换速率快、功耗低,可应用在高频/DC芯片中。在0.13μmCMOS工艺下仿真表明,在采样电压0.7~1.5V范围内,该输出没有明显偏移,线性度良好。
(责任编辑:admin) |