高性能 SiC MOSFET 技术装置设计理念
时间:2023-08-24 14:10 来源: 作者: 点击:次
合适的设备概念应允许一定的设计自由度,以便适应各种任务概况的需求,而无需对处理和布局进行重大改变。然而,关键性能指标仍然是所选器件概念的低面积比电阻,与其他列出的参数相结合。图 1 列出了一些被认为必不可少的参数,还可以添加更多参数。 合适的设备概念应允许一定的设计自由度,以便适应各种任务概况的需求,而无需对处理和布局进行重大改变。然而,关键性能指标仍然是所选器件概念的低面积比电阻,与其他列出的参数相结合。图 1 列出了一些被认为必不可少的参数,还可以添加更多参数。
重要的验收标准之一是设备在其目标应用的操作条件下的可靠性。与现有硅器件世界的主要区别在于,SiC 元件在更高的内部电场下工作。相关机制需要仔细分析。它们的共同点是,器件的总电阻由漏极和源极接触电阻的串联定义,包括靠近接触的高掺杂区域、沟道电阻、JFET 区域的电阻以及漂移区电阻(见图 2)。请注意,在高压硅 中,漂移区明显主导着总电阻;在 SiC 器件中,该部件可以设计为具有如上所述的显着更高的电导率。 图 2:平面 DMOS SiC 草图(左)和垂直沟槽 TMOS SiC MOSFET 以及电阻相关贡献的相应位置 关于关键 MOSFET 元件 SiC-SiO 2界面,必须考虑与硅相比的以下差异:
基于这些考虑,很明显,SiC 平面 MOSFET 器件实际上对氧化物场应力有两个敏感区域,如图 3 左侧部分所示。首先,讨论的是电场区域中反向模式的应力其次,靠近漂移区和栅极氧化物之间的界面,其次是在导通状态下受应力的栅极和源极之间的重叠。
CoolSiC MOSFET 单元设计旨在限制导通状态和截止状态下栅极氧化物中的电场(见图 4)。同时,提供了具有吸引力的 1200 V 级特定导通电阻,即使在批量生产中也可以以稳定且可重复的方式实现。低导通电阻确保驱动电压电平仅为V GS= 15 V 与足够高的栅源阈值电压(通常为 4.5 V)相结合,成为 SiC 晶体管领域的基准。该设计的特殊功能包括通过自对准工艺将通道定向为单一晶体取向。这确保了的沟道迁移率和窄的阈值电压分布。另一个特点是深 p 沟槽在中心与实际 MOS 沟槽相交,以允许狭窄的 p+ 到 p+ 间距尺寸,从而有效屏蔽下部氧化物角。 (责任编辑:admin) |
- 上一篇:嵌入式汽车系统中的 GUI 导航
- 下一篇:实现音频信号检测原理